UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

このページをブックマークに追加

コスト、性能、消費電力を犠牲にせずに最高の柔軟性と機能を実現

動的に管理されるパケット ベース プロセッシングへのニーズは、自由なコラボレーション サービスの急増、モビリティとソーシャル ネットワーキングの進歩、スマート デバイスの急激な繁栄、そしてサービス プロバイダーや企業セグメントにおける QoE 要求の単一化によって、かつてないレベルにまで高まりました。

ザイリンクスは、多様な Smarter Solution を提供し、トラフィック制御、優先順位付け、およびモニタリング機能をシングル パケット、各セッション、あるいはアプリケーションへと展開していきます。これらのソリューションを利用することによって、ネットワーク機器はパケット ヘッダーやペイロード コンテンツを監視および制御し、最新の配線方法を動的に適用することが可能です。また、これらのザイリンクス Smarter Solution では、セキュリティ機能、暗号化機能、および RegEx 機能を簡単に統合することも可能です。

ザイリンクスの Smarter Solution には、All Programmable FPGA 3D IC、および SoC のほかに、それぞれの市場ニーズに対応するためにカスタマイズ可能なSmartCORE IP が豊富にありますザイリンクスのVivado™ Design Suite およびコミュニケーション デザイン センターは、ASIC や ASSP ベース ソリューションより低リスク低 TCO (total cost of ownership) で優れた差別化機能を備えた製品を市場化するために、より迅速かつ柔軟な手段を提供します 。

ザイリンクスのパケット ベース製品を活用したアプリケーション例には、コア配線/スイッチング、ソフトウェア無線ネットワーキング、次世代配線、および「Quad-Play Plus」サービスなどがあります。特定のニーズに関するご質問等は、最寄りの販売代理店へお問い合わせください。

ザイリンクスのパケット ベース プロセッシング向け Smarter Solution には、次のものがあります。

  • 階層的なフローごとのトラフィック マネージャー (パラメーター指定可能で、特定分野のコンフィギュレーションに調整可能)
  • 柔軟なインターフェイス オプション: 1Gbps/10Gbps/40Gbps/100Gbps/Interlaken でカスタマー独自のインターフェイスが可能
  • 柔軟な CPU インターフェイス オプション :イーサネットおよび PCIe® でカスタマー独自のインターフェイスが可能
  • 最小イーサネット パケット サイズ (最大ライン レート) と巨大フレームをサポート
  • カスタマー独自のコンフィギュレーション ノウハウを取り入れることによって大きな差別化価値を生み出すことが可能。また、ザイリンクスのコミュニケーション デザイン センターが手がけるカスタム インテグレーションによって独自ブロックが実現
  • 帯域幅は 10Gbps ~ 100Gbps (将来的には 200Gbps) まで、キュー数は 2000 ~ 64000 まで拡張可能な統一アーキテクチャ (すべての機能は、標準 API を介して動的にプログラム可能)
  • 高度なメモリ パッキングを用いたユーザー トランスペアレントなデータ ベース管理
  • 最適なメモリの利用で特殊なインスタンシエーションとデータ ベース構造に対応
    • 低帯域幅/低キュー数のコンフィギュレーションは内部ブロック RAM 内で完全サポート
    • 高密度メモリ コンフィギュレーションをサポートする高帯域幅/高キュー数はブロック RAM と業界最高の I/O 帯域幅の組み合わせで実現
      • DDR3 @ 1866Mbps、RLDRRAM3 @ 800MHz、QDRII+ @ 500MHz
  • 最大 5 レベルのスケジューリング階層を可能にするスケーラブルなアーキテクチャ (各レベルの管理、成形、スケジューリング、混雑/フロー制御機能を個別に設定)
  • ブロードキャストおよびマルチキャストをフルサポート
  • コンジェスチョン制御 :TD、RED、および WRED
  • フロー制御 (キュー単位/階層のアグリゲート キュー単位)
  • スケジューリング :SP、DWRR (Deficit Weighted Round Robin)、特許出願中 SP+ (スケジューリング機能の最適な組み合わせ)
  • 管理 :srTCM、trTCM、および mefTCM に基づいて破棄またはマーキング
  • 統計 :キュー単位、アグリゲート単位、すべてのイベントをカバーしている階層単位
  • 豊富な IP モニタリング機能 (API 経由で割り込みおよびステータスを利用)
  • Virtex®-7 FPGA ベースのリファレンス デザイン (ザイリンクスの FAE と設計者がデモ用に 32K キューと 3 レベルの階層を提供)
  • ネットワーク プログラミングの大きな進歩により、迅速なネットワーキング スタック開発が可能
  • 直感的なパケット志向プログラミング言語でヘッダーやペイロードを含むパケット パーシングを迅速化
  • 最先端のコンパイル ツールで、ザイリンクス FPGA アーキテクチャに対応した RTL の生成が可能
  • 多様なパラメーターでネットリストを生成
    • プロトコル
    • パケット フォーマット
    • コンパイル時間を最適化するパラメーター
      • FPGA ファミリ/デバイス
      • バス幅
      • クロック周波数など
  • パーサー出力はザイリンクス FPGA ツール チェーン (ISE® または Vivado 設計環境) で処理
  • パーサーは、シーケンシャル フィールド間に固定/可変スペースを用いてあらゆる長さのデータ ストリームを解析可能
  • ツール チェーンにより、FPGA ファミリ/デバイスの固定コンフィギュレーションを使用するスタティック インプリメンテーションが可能
  • アドバンス オプションにより、インソケット プログラマビリティが可能 (最初の製品ロールアウトは、CDC によるザイリンクス カスタマイゼーション サービスが必要)
  • 豊富な IP モニタリング機能 (API 経由で割り込みおよびステータスを利用)
  • Virtex-7 FPGA ベースのリファレンス デザイン (ザイリンクスの FAE と設計者がデモ用に 5 タプル パーシングの例を提供)

デザイン例