UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

ザイリンクス Virtex UltraScale FPGA VCU110 開発キット

  • 価格: $15,995
  • パーツ番号: DK-U1-VCU110-G
  • リードタイム: 2 weeks
  • デバイス サポート:

製品説明

Virtex® UltraScale™ FPGA VCU110 開発キットは、Virtex UltraScale デバイスで達成できるかつてないレベルの性能、システム統、および帯域幅を評価するための完全開発環境です。

このキットは、400+Gbps 級システムや 28Gbps バックプレーン アプリケーションなど、大量のデータ処理を必要とするシステム開発に最適なプラットフォームです。


主な機能と利点

  • 4 CPF4 光インターフェイス
  • 28Gbps バックプレーン インターフェイス
  • 20 GTY Interlaken インターフェイス
  • 2 FMC HPC インターフェイス
  • 2GB HMC メモリ
  • 1Gb RLDRAM 3 メモリ
  • 144-Mbit QDR II+ SRAM
  • Dual 512MB Quad-SPI フラッシュ メモリ

ザイリンクス デバイス

XCVU190-2FLGC2104E FPGA 搭載 ROHS 指令に準拠した KCU110 キットの特長

システム ロジックセル (K) 2,350
DSP スライス 1,800
メモリ (Mb) 132.9
GTH 16.3Gb/s トランシーバー 60
GTY 30.5Gb/s トランシーバー 60
I/0 ピン 702
virtex-ultrascale-bk-chip

ボードについて

VCU110 開発ボードの特長

dk-u1-vcu110-es-g-board

コンフィギュレーション

  • USB でのコンフィギュレーションを可能にするオンボード JTAG コンフィギュレーション回路
  • Platform Cable USB II などのザイリンクス ダウンロード ケーブルを使用するために提供された JTAG ヘッダー
  • 1Gb Quad-SPI フラッシュ メモリ

メモリ

  • 2GB Hybrid Memory Cube (HMC) シリアル メモリ(32 GTHs)
  • 144Mb QDRII+ コンポーネント メモリ インターフェイス
  • 1152Mb RLD3 コンポーネント メモリ インターフェイス
  • MicroSD カード スロット

クロッキング

  • SI5335A クワッド クロック ジェネレーター
  • Si570 IIC Programmable LVDS クロック ジェネレーター
  • 複数の SI5328C クロック乗算器およびジッタ減衰器
  • BullsEye ケーブルと個別の SMA コネクタを使用するユーザー クロック入力

表示数

  • ユーザー LED/ステータス LED

通信とネットワーク

  • Quad 100G CFP4 インターフェイス (16 GTYs)
  • Tyco Backplane コネクタ (8 GTYs)
  • 20 レーン Interlaken コネクタ (20 GTYs)
  • PCI Express Gen3 x4 ケーブル コネクタ (4 GTHs)
  • Dual BullsEye コネクタ パッド (8 GTYs)
  • micro-USB コネクタ 10/100/1000 Mbps イーサネット (RGMII) 搭載の Dual USB-to-UART ブリッジ

拡張コネクタ

  • FMC HPC0 コネクタ (8 GTHs)
  • FMC HPC1 コネクタ (8 GTHs)
  • PMOD (2x6 0.1" ヘッダー)

電源

  • AC 電源アダプター (12V)

アナログ

  • 最大電力コントローラーと GUI で電圧/電流を監視するための PLBus コネクタ

制御および I/O

  • ユーザー プッシュ ボタン (5 個)
  • ユーザー DIP スイッチ (4-箇所)

ザイリンクス デバイス

XCVU190-2FLGC2104E FPGA 搭載 ROHS 指令に準拠した KCU110 キットの特長

システム ロジックセル (K) 2,350
DSP スライス 1,800
メモリ (Mb) 132.9
GTH 16.3Gb/s トランシーバー 60
GTY 30.5Gb/s トランシーバー 60
I/0 ピン 702
virtex-ultrascale-bk-chip

内容

VCU110 開発ボード

Virtex UltraScale XCVU190-2FLGC2104E FPGA 搭載

Vivado® Design Suite: Design Edition のフルライセンス

XCVU190 にデバイス ロック

CFP4 電気的ループバック モジュール

FMC ループバック ボード

Interlaken ケーブルおよびループバック ボード

バックプレーン ループバック ボード

BullsEye ケーブルおよびアダプタ

イーサネット ケーブル

Mini ケーブル

Micro USB ケーブル

電源アダプター

電源コード


主なパートナー

maxim-integrated

デザイン ツール

名称 説明 ライセンス タイプ
Vivado Design Suite Design Edition ザイリンクスの Vivado® Design Suite は、FPGA および SoC を設計することを目的として開発された IP とシステムを中心とする新しいデザイン環境です。 ノードはロックされ、ターゲット デバイスは  Virtex UltraScale VU190 FPGA にロック (1 年間のアップデート付き)

IP

名称 詳細 ライセンス タイプ
Memory Interface Generator (MIG) MIG は、Xilinx FPGA 用のメモリ コントローラーとインターフェイスを生成するための無償ソフトウェアです。 無償 IP

その他のツール、IP、リソース

名称 製品カテゴリ 項目 説明
オープン ソース ソフトウェア ツール TeraTerm ユーザーの PC と評価キット間のシリアル接続に使用される端末エミュレーターの一つです。
このページをブックマークに追加