UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

Virtex UltraScale+ 56G PAM4 VCU129 FPGA 評価キット

  • 価格: $14,995
  • パーツ番号: EK-U1-VCU129-PP-G
  • リードタイム: 4 weeks
  • デバイス サポート:
概要

製品説明

VCU129 ボードは、PAM4 トランシーバーを統合した Virtex® UltraScale+™ 58G PAM4 VU29P FPGA 搭載の次世代ネットワーキング プラットフォームです。

VCU129 評価キットでは、ザイリンクスの SerDes 技術の優位性を示し、リッドレス パッケージングによる熱設計の優れた費用対効果を実証します。

VCU129 ボードには、複数の一般的な高速インターコネクト、オンボード メモリ、および PCIe® Gen 3 インターフェイスが備えられています。高い処理能力を備え、多様な接続性に対応できるため、5G インフラ、データセンター、およびテスト/測定アプリケーションに最適です。


主な機能と利点

高速インターコネクトの現実世界評価

  • 複数の 56G インターフェイス (SFP56、OSFP、QSFPDD、BullsEye Gen2、SMK など)
  • 複数の 28G インターフェイス (SFP28、QSFP28 など)

オンボード ペリフェラルとメモリで広範なアプリケーションに対応

  • 288MB RLDRAM3 メモリおよび 16GB DDR4 DIMM
  • PCIe Gen3 x8
  • 10/100Mb/s イーサネット

電力効率に優れた高性能トランシーバー

  • すべての GTM トランシーバーを FEC 付き 56G モードでフル活用
  • 低消費電力で冷却要件が緩和

ザイリンクス デバイスについて

Virtex UltraScale+ XCVU29P-L2FSGA2577EES9818 FPGA の特長

GTM 56Gb/s PAM4 トランシーバー 48
GTY 28Gb/s トランシーバー 32
100G / 50G KP4 FEC 24 /48
100G Ethernet (RS-FEC 機能付き) 15
ブロック RAM + UltraRAM (Mb) 454.5
DSP スライス 12,288
システム ロジック セル (K) 3,780
virtex-ultrascale-plus-bk-chip
仕様

ボードについて

Virtex® UltraScale+™ XCVU29P-L2FSGA2577EES9818 FPGA の特長

vcu129-callout
ボードの仕様 詳細
長さ 15.00 インチ (38.10 cm)
高さ 11.50 インチ (29.21 cm)
厚さ (+/-5%) (±5%): 0.125 インチ (0.3175 cm)
動作環境温度 0°C ~ +45°C
ストレージ環境温度 -25°C ~ +60°C
メモリ
DDR4 DIMM 16GB DIMM 搭載
RLD3 コンポーネント 288MB 72 ビット
通信およびネットワーク
OSFP 56G インターフェイス 1
SFP56 インターフェイス 4
QSFPDD 56G インターフェイス 2
QSFP28 インターフェイス 2
SFP28 インターフェイス 6
Ethernet ポート 1
PCIe® エンドポイント インターフェイス Gen1 (x1、x2、x4、x8)、Gen2 (x1、x2、x4, x8), Gen3 (x1, x2, x4, x8)
USB JTAG UART (micro-B USB コネクタ付き)
ユーザー インターフェイス
DIP スイッチ
LED
プッシュボタン
制御および I/O
IIC
PMBUS
電源
12V ウォール アダプター
ATX 電源との互換性
内容

キット内容

Virtex® UltraScale+™ XCVU29P-L2FSGA2577EES9818 FPGA キット内容の詳細

vcu129-whatsinside
資料

Filter Documentation

Step 1: ボード リビジョン

Step 2 : ツール バージョン

Step 3: ドキュメントを表示

クリックして検索結果一覧を更新
ツールおよび IP

デザイン ツール

ツール名 説明 ライセンス タイプ
Vivado Design Suite: System Edition ザイリンクスの Vivado® Design Suite は、プログラマブル デバイスの設計をサポートする目的で開発された IP とシステムを中心とするデザイン環境。 ノードはロックされ、ターゲット デバイスは Virtex® UltraScale+™ XCVU29P FPGA にロック (1 年間のアップデート付き)

IP

タイトル 説明 ライセンス タイプ
Memory Interface Generator (MIG) MIG は、ザイリンクス FPGA 用のメモリ コントローラーとインターフェイスを生成するための無償ソフトウェアです。 無償 IP

その他のツール、IP、リソース

プロバイダー名 製品カテゴリ 項目 説明
オープン ソース ソフトウェア ツール TeraTerm ユーザーの PC と評価キット間のシリアル接続に使用する端末エミュレーターの 1 つです。
トレーニング & サポート
このページをブックマークに追加