UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AXI Ethernet Lite

製品説明

AXI Ethernet Lite MAC は、業界標準の物理層 (PHY) デバイスに対して IEEE Std. 802.3 Media Independent Interface (MII) をサポートしており、PLB (プロセッサ ローカル バス) を介してプロセッサと通信します。このデザインは、最小限のリソースでイーサネット インターフェイスを提供するために必要な最小限の機能を提供し、10Mbps (メガビット/秒) および 100Mbps (Fast Ethernet とも呼ばれる) インターフェイスを提供します。


主な機能と利点

  • AXI4 または AXI4-Lite の仕様に基づくパラメーター指定された AXI スレーブ インターフェイス
  • 送信/受信データを格納しているデュアル ポート メモリへのメモリ マップされたダイレクト I/O インターフェイス
  • 外部の 10/100Mbps PHY トランシーバーへ接続するための MII (Media Independent Interface)
  • 1 パケットのデータを格納するために FPGA に内蔵された独立した 2K バイト Tx および Rx デュアル ポート メモリ
  • オプションのデュアル バッファー メモリ (Tx および Rx 用の 4K バイトのピンポン バッファー)
  • 受信/送信割り込み
  • PHY アクセス用の MDIO インターフェイス (オプション)

リソース使用率


サポート

デフォルト デフォルト タイトル ドキュメント タイプ 日付
このページをブックマークに追加