UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

次世代 ADAS/AD システムを
可能に

オートモーティブ グレード Zynq UltraScale+ MPSoC 製品の利点

ザイリンクスのオートモーティブ向け XA Zynq® UltraScale+™ MPSoC ファミリは、AEC-Q100 試験の仕様に準拠し、ISO26262 ASIL レベル C の認証を取得しています。この製品は、機能豊富な 64 ビットのクアッドコア Arm Cortex™-A53 ベース/デュアルコア Arm Cortex-R5 ベースのプロセッシング システム (PS) とザイリンクスのプログラマブル ロジック (PL) UltraScale アーキテクチャを 1 つのデバイスに統合しています。このスケーラブルなソリューションは、クリティカルな機能安全モジュールとセキュリティ機能を統合し、最適なワット性能を達成できるため、さまざまなオートモーティブ プラットフォーム開発に最適です。

価値 機能
最もスマートで最適化された安全性の高いソリューション
  • 差別化、解析、および制御に画期的な Arm® と FPGA の組み合わせ
  • OS、ミドルウェア、スタック、アクセラレータ、および IP の広範なエコシステム
  • ハードウェアおよびソフトウェアの安全性を複数レベルでサポート
これまでにないレベルの統合、性能、および消費電力を実現
  • 事実上のプログラマブル プラットフォームを提供する統合
  • Zynq-7000 SoC と比べて単位ワットあたり最大 5 倍のシステム レベル性能
  • 最も低いシステム電力を実現するように設計されたアーキテクチャ
実証済みの生産性
  • 最大限に再利用し最高の TTM を実現する柔軟かつスケーラブルなプラットフォーム
  • 業界をリードするデザイン ツール、C/C++、Open CL デザイン アブストラクション
  • 広範な SW/HW デザイン ツール、リファレンス デザイン

プロセッシング システム (PS)

機能 すべてのデバイス
アプリケーション処理ユニット クワッド コア ARM Cortex-A53 MPCore (CoreSight、NEON および単精度/倍精度浮動小数点演算ユニット、32KB/32KB L1 キャッシュ、1MB L2 キャッシュ内蔵)
リアルタイム処理ユニット デュアル コア ARM Cortex-R5 (CoreSight、単精度/倍精度浮動小数点演算ユニット、32KB/32KB L1 キャッシュ、TCM 内蔵)
エンベデッド/外付け
256KB オンチップ メモリ (ECC あり)、外部 DDR4、DDR3、DDR3L、LPDDR4、LPDDR3、外部クワッド SPI、NAND、eMMC
一般的なコネクティビティ

214 本の PS I/O、UART、CAN、USB 2.0、I2C、SPI、32b GPIO、リアルタイム クロック、ウォッチドッグ タイマー、トリプル タイマー カウンター

高速コネクティビティ 4 つの PS-GTR、PCIe Gen1/2、シリアル ATA 3.1、DisplayPort 1.2a、USB 3.0、SGMII
グラフィックス プロセッシング ユニット ARM Mali™-400 MP2、64KB L2 キャッシュ

プログラマブル ロジック (PL)

  ZU2EG ZU3EG
ZU4EV ZU5EV
システム ロジック セル (K) 103 154 192 256
メモリ (Mb) 5.3 7.6 18.5 23.1
DSP スライス 240 360 728 1,248
ビデオ コーデック ユニット (VCU)     1 1
最大 I/O ピン数 252 252 252 252
PDF をダウンロード

注記 : 制限が適用される場合があります。詳細は、『Zynq-7000 SoC テクニカル リファレンス マニュアル』(UG585) および『XA Zynq-7000 SoC 概要』 (DS188) を参照してください。

資料

デフォルト デフォルト タイトル ドキュメント タイプ 日付

開発者ゾーン

設計時間を短縮し、デザインの拡張性と再利用を求める FPGA 設計者向けに、ザイリンクスは C ベースのデザイン アブストラクションからプラグアンドプレイ IP に至るまで、包括的なソリューションを提供しています。これらを利用することによって、ハードウェア開発、システム レベルの統合、およびインプリメンテーションでのボトルネックに対応できます。

software-tile
ザイリンクスのソフトウェア開発環境およびエンベッデド プラットフォームは、使い勝手の良い画期的なツール、ライブラリ、設計手法など包括的なソリューションを提供しています。
アクセラレーション ゾーン
ザイリンクスの UltraScale /UltraScale+ FPGA は、世界最大規模かつ革新的なクラウド コンピューティング サービスの多くにおいて、ハードウェアおよびアプリケーション開発者に大きな力を与えています。
hardware-tile
ザイリンクスの デバイスが誕生し、従来型のプログラマブル ロジックからインテグレイテッド プログラマブル システムの時代へと移行し、システム インテグレーションの利点を活かすことができます
revision-tile
ザイリンクスは、高性能かつ高効率なニューラル ネットワーク、アルゴリズム、アプリケーションを展開するための開発スタックおよびハードウェア プラットフォームを含む機械学習ソリューションを提供しています。
system-tile
ザイリンクスは、Mathworks 社や National Instruments 社などのワールドクラスのパートナー企業と密接に協力し迅速なシステム開発を可能にします。
このページをブックマークに追加