UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 33421

Endpoint Block Plus Wrapper v1.11 for PCI Express - x2 レーンの Virtex-5 FXT または TXT 用に生成されたコアがリンク アップしない

説明

Endpoint Block Plus for PCI Express v1.11 は、Virtex-5 FXT または TXT デバイスをターゲットにする x2 レーン用に生成されたコアのシミュレーションで trn_lnk_up_n をアサートしません。このコアは、ハードウェアでも正しく動作しません。

ソリューション

この問題は、2 レーン コアの GTX ラッパ ファイルの設定が間違っているために発生します。この問題は、ISE 11.3 に含まれる Endpoint Block Plus for PCI Express v1.12 コアで修正されています。

改訂履歴

2009 年 9 月 22 日 - 初期リリース
AR# 33421
日付 08/09/2010
ステータス アクティブ
種類 ??????
IP
  • Endpoint Block Plus Wrapper for PCI Express
このページをブックマークに追加