UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

Zynq-7000 デザイン ハブ - データ ムーバー

日本語版の列に示されている資料によっては、英語版の更新に対応していないものがあります。日本語版は参考用としてご使用の上、最新の情報につきましては、必ず最新英語版をご参照ください。このページに示されている英語版はすべて最新版です。

別のデザイン ハブ ページには右側ペインからアクセスできます。

デザイン リソース

ターゲット リファレンス デザイン (英語のみ)デザイン ファイル 
 ZC702 評価キット デザイン ハブ  
 ZC706 評価キット デザイン ハブ  
アプリケーション ノート (英語)デザイン ファイル日本語
 Implementing Analog Data Acquisition using the Zynq-7000 AP SoC Processing System with the XADC AXI Interfaceデザイン ファイル Zynq-7000 AP SoC プロセッシング システムと XADC AXI インターフェイスを使用したアナログ データの取得
 System Monitoring using the Zynq-7000 Processing System with a Xilinx Analog-to-Digital Converter AXI Interfaceデザイン ファイル Zynq-7000 AP SoC プロセッシング システムと XADC AXI インターフェイスを使用するシステム モニタリング
 PCI Express Endpoint-DMA Initiator Subsystemデザイン ファイル 
 Zynq-7000 AP SoC Accelerator for Floating-Point Matrix Multiplication using Vivado High-Level Synthesis (HLS)デザイン ファイル Vivado HLS で設計する浮動小数点行列乗算の Zynq アクセラレータ
 PS and PL Ethernet Performance and Jumbo Frame Support with PL Ethernet in the Zynq-7000 AP SoCデザイン ファイル 
ホワイト ペーパー (英語)デザイン ファイル日本語
 Leveraging Data-Mover IPs for Data Movement in Zynq-7000 AP SoC Systems  
 Enabling High-Speed Radio Designs with Xilinx All Programmable FPGAs and SoCs  
サンプル デザインデザイン ファイル日本語
 Cache coherent CDMA transfers from block RAM to OCM  ブロック RAM から OCM へのキャッシュ コヒーレントの CDMA 転送
テクニカル ヒント (英語のみ)デザイン ファイル 
 パフォーマンス - イーサネット パケットの検査 - Linux - パケットを PL およびキャッシュにリダイレクトするときのテクニカル ヒント  
 パフォーマンス - イーサネット パケットの検査 - ベアメタル- パケットを PL にリダイレクトするときのテクニカル ヒント  
 Spectrum Analyzer - ソフトウェアのアクセラレーション - ACP コプロセッサを使用した FFT のアクセラレーションに関するテクニカル ヒント  
 AMX - XADC による信号取り入れ、L2 キャッシュへのダイレクト メモリ アクセス (DMA)、およびデザインの完成に関するテクニカル ヒント  

サポート リソース

ソリューション センター (英語)日本語
 Zynq-7000 AP SoC Solution Center Zynq-7000 AP SoC ソリューション センター
ザイリンクス フォーラム - エンベデッド ソリューション (英語のみ) 
 エンベデッド プロセッサ システム デザイン 
このページをブックマークに追加