PCI Express® (PCIe) は、通信、データセンター、エンベデッド、テスト/測定、防衛など、さまざまな市場の幅広いアプリケーションに対応できる汎用シリアル インターコネクトです。また、ペリフェラル デバイス インターコネクト、チップ間インターフェイス、およびそのほかさまざまなプロトコル規格へのブリッジとしても利用できます。
AMD は、多くのデバイスで、ハード化したサブシステムとして高性能で低消費電力な PCI Express 用統合ブロックを提供しています。
また、PCI Express 用統合ブロックを活用する PCIe DMA および PCIe ブリッジのハード/ソフト IP ブロック、PCI Express コネクタ付きボード、コネクティビティ キット、リファレンス デザイン、ドライバー、および PCIe ベース デザインの実装を容易にするツールも提供しています。
デバイス ファミリを選択して、各ファミリの AMD PCIe ソリューション ポートフォリオをご覧ください。
データセンター、通信、エンベデッド アプリケーションでは、PCI Express 仕様に対応できるシステムが求められています。Versal™ アーキテクチャでは複数の接続オプションを利用できるため、開発者は最先端規格に準拠したインターフェイスを活用しながら、競合を凌ぐ高性能製品の開発に注力できます。Versal アーキテクチャに統合された PCI Express ブロックは、完全なソフト IP ソリューションよりも使いやすく効率的で、はるかに優れた性能を提供します。Versal アーキテクチャには、PCIe デザイン向けに 4 つのタイプの統合ブロックがあります。
脚注:
1 統合ブロックとソフト IP ソリューションを組み合わせて CCIX をサポートします。
CPM5、PL PCIE5、CPM4、および PL PCIE4 は、GTYP や GTY トランシーバーと組み合わせて使用することで、仕様どおりのデータ レートでインターフェイスを動作させることができます。1 レーン (Gen1x 1) 構成から規定された最大構成まで 1 レーンあたり 2.5GT/S からの動作範囲をサポートします。たとえば、8 レーン (Gen5x 8) の場合は 1 レーンあたり 32GT/S、16 レーン (Gen4x 16) の場合は 1 レーンあたり 16Gt/s で動作可能です。次の表では、Versal アーキテクチャで使用できる PCI Express 用統合ブロックの特徴をまとめています。現在利用できるデバイス、パッケージ、スピード グレードの組み合わせで有効なリソースおよび機能については、 Versal アーキテクチャおよび製品データシート: 概要 (DS950) を参照してください。
Versal アーキテクチャに統合された PCI Express 用ブロック | ||||
---|---|---|---|---|
CPM5 | PL PCIE5 | CPM4 | PL PCIE4 | |
関連 仕様 |
PCIe Rev. 5.0 CCIX Rev. 1.1 |
PCIe Rev. 5.0 CCIX Rev. 1.1 |
PCIe Rev. 4.0 CCIX Rev. 1.0 |
PCIe Rev. 4.0 |
最大 PCIe リンク構成 |
2 x Gen5x 8 Gen4x 16 2 x Gen4x 8 |
Gen5x 4 Gen4x 8 Gen3x 16 |
Gen4x 16 2 x Gen4x 8 |
Gen4x 8 Gen3x 16 |
PCIe ポート サポート タイプ |
EP、RP、 スイッチ |
EP、RP、 スイッチ |
EP、RP、 スイッチ |
EP、RP、 スイッチ |
主な PCIe の 機能 |
SR-IOV 16PF / 4KVF |
SR-IOV 8PF / 4KVF |
SR-IOV 4PF / 252VF |
SR-IOV 4PF / 252VF |
任意 統合 DMA |
2 x QDMA (4K キュー) |
- | いずれか1 つを選択 QDMA (2K キュー) XDMA |
- |
CCIX データ レート、 機能 |
16GT/s, 20GT/s 25GT/s, 32GT/s 統合キャッシュ |
16GT/s, 20GT/s 25GT/s, 32GT/s ソフト IP ソリューション |
16GT/s, 20GT/s 25GT/s 統合キャッシュ |
- |
これらのブロック (CPM5、PL PCIE5、CPM4、PL PCIE4) は、少ないリンク構成で使用できるため、コスト重視の製品デザイン、小規模フォームファクターへの対応、ボードの複雑性緩和、消費電力削減が可能になります。また、リンク構成が削減されることで、プログラマブル ロジックのリソース使用率を削減できる場合もあります (これは、統合ブロックの適用拡大に使用するソフト IP の性質に依存します)。CPM5、PL PCIE5、CPM4、および PL PCIE4 は、Endpoint (EP)、Root Port (Rp)、およびスイッチ ポート タイプとして構成できます。 PCI Express® 用 Versal アダプティブ SoC 統合ブロック製品ガイド PG343 および PCI Express® 用 Versal アダプティブ SoC CPM モデル製品ガイド PG346 を参照してください。
AMD は、Versal アーキテクチャに統合した PCI Express 用ブロックと検証済みの高性能な DMA/Bridge Subsystem を提供しているため、開発者は付加価値の設計に多くの時間を費やすことができます。DMA/Bridge Subsystem のオプションは次のとおりです。
ほとんどの開発者にとって、手軽に利用できるこの高性能 DMA/Bridge Subsystem は、高速データ通信をすばやく構築するためのインフラとして有効です。PCI Express® 用 Versal アダプティブ SoC DMA およびブリッジ モード製品ガイド PG344 およびPCI Express® 用 Versal アダプティブ SoC CPM DMA およびブリッジ モード製品ガイド PG347 を参照してください。また、ドライバーやアプリケーション ソフトウェアへの投資を最小限に抑えて、DMA/Bridge Subsystem を独自構築する場合や、エンド アプリケーションの詳細知識を活かして機能をカスタマイズまたは最適化する場合には、統合ブロックに含まれる DMA をバイパスすることも可能です。完全なカスタム ソリューションを実装するため最大限の柔軟性を重視する方には、Vivado IP カタログで PCI Express 用のソフト IP コア PHY を提供しています。これらを使用することで、PCI Express 用のコントローラーを独自開発して、GTYP および GTY トランシーバーへ接続することが可能になります。
AMD の 16nm UltraScale+™ デバイスには、現在のデータセンター、通信、およびエンベデッド アプリケーションで必要とされている多くの PCI Express 機能が統合されています。UltraScale+ デバイスでは、PCIE4 と PCIE4C の 2 種類の統合ブロックを使用し、その大半は PCIE4 ブロックを使用するデバイスです。
PCIE4 ブロックは、PCI Express Base Specification v3.1 に準拠しており、最大で Gen3 x16 まで対応しています。また、より狭いリンク幅やより低速向けに設定することも可能です。PCIE4 ブロックは、Gen4 動作をサポートしていません。
PCIE4C ブロックは、最大 8.0GT/s (Gen3) に対応する PCI Express Base Specification v3.1、および最大 16.0GT/s (Gen4) に対応する PCI Express Base Specification v4.0 に準拠しています。PCIE4C ブロックは、CCIX Base Specification v1.0 Version 0.9 にも準拠しており、最大スピード 16.0GT/s をサポートしています。PCIE4C ブロックは、Gen3 で最大 16 レーン、Gen4 で最大 8 レーンをサポートしていますが、より狭いリンク幅やより低速に設定してリソースと電力を節約することも可能です。
Virtex UltraScale+™ HBM FPGA および Virtex UltraScale+ 58G FPGA などの一部のデバイスには、PCIE4C ブロックのみの場合と、PCIE4 と PCIE4C の両方のブロックがある場合があります。PCIE4C ブロックは、PCI Express と CCIX の両方を実装できますが、PCIE4 ブロックは PCI Express のみとなります。
UltraScale アーキテクチャのすべての PCI Express 用統合ブロックは、エンドポイントまたはルート ポートとして構成できます。ルート ポートは、互換性のあるルート コンプレックスの基盤構築に使用でき、PCI Express プロトコルを使用するカスタムのチップ間通信を可能にしたり、イーサネット コントローラーやファイバー チャネル HBA、NVMe SSD などの ASSP エンドポイント デバイスを FPGA、MPSoC、または RFSoC に接続できます。
Integrated Block for PCI Express IP は、ハードウェア化されており、次をサポートします。
その他、AMD ではソフト IP として高性能 DMA およびブリッジ ソリューションを提供しています。
完全なカスタム ソリューションを実装するため最大限の柔軟性を重視する方には、PCI Express 用のソフト IP コア PHY を提供しています。これらを使用することで、PCI Express 用のコントローラーを独自開発して、トランシーバーへ接続することが可能になります。
AMD の 20nm UltraScale™ デバイスには、今日のデータセンター、通信、およびエンベデッド アプリケーションで必要とされる多くの PCI Express 機能が統合されています。
Integrated Block for PCI Express IP は、ハードウェア化されており、次をサポートします。
その他、AMD ではソフト IP として高性能 DMA およびブリッジ ソリューションを提供しています。
*サポートされている特定のリンク幅およびスピードの詳細は、該当する製品ガイド(PG156、PG195 または PG194) を参照してください。
AMD の 28nm 7 シリーズ デバイスには、今日のデータセンター、通信、およびエンベデッド アプリケーションで必要とされる多くの PCI Express 機能が統合されています。
Integrated Block for PCI Express IP は、ハードウェア化されており、次をサポートします。
その他、AMD ではソフト IP として高性能 DMA およびブリッジ ソリューションを提供しています。
*サポートされている特定のリンク幅およびスピードの詳細は、該当する製品ガイド (PG054、PG055 または PG195) を参照してください。