UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

16K Session - 10G TCP & UDP Full Offload

  • パーツ番号: INT- 16K
  • ライセンス: SignOnce
  • ベンダー: Intilop Inc
  • Ecosystem Program Tier: メンバー

製品説明

16K Simultaneous TCP/UDP Sessions. 10G TCP Offload Engine + UDP Offload + EMAC+Host_IF - Ultra-Low Latency. Fully Integrated, Verified and System tested TOE, UOE, EMAC & CPU interface. Up to 16K Simultaneous Sessions.


主な機能と利点

  • 16K Session TCP&UDP Offload

デバイス インプリメンテーション マトリックス

このコアの実装例の使用率メトリックです。詳細については、プロバイダにお問い合わせください。

ファミリ デバイス スピード グレード ツール バージョン HW 検証? スライス LUT BRAM DSP48 CMT GTx FMAX (Mhz)
VIRTEX-7 Family XC7V450T -3 ISE 14.2 Y 12800 22600 4 0 0 4 157

IP の品質指標

一般的な情報

データ作成日 Sep 25, 2017
現在の IP リビジョン番号 1
現在のリビジョンのリリース日 Jul 02, 2014
初期バージョンのリリース日 Jul 02, 2014

ザイリンクス カスタマによる製品化

製品化をしたザイリンクス カスタマーのプロジェクト数 2
参照資料の有無 Y

デリバラブル (成果物)

購入可能な IP 形式 Netlist
ハイレベル モデルの有無 Y
モデル形式 Other
統合テストベンチの有無 Y
統合テストベンチの形式 Verilog
コード カバレッジ レポートの有無 N
ファンクショナル カバレッジ レポートの有無 Y
UCF の有無 UCF
市販の評価ボードの有無 Y
ボード上で使用した FPGA Virtex-7
ソフトウェア ドライバーの有無 Y
ドライバーの OS サポート Linux, Win

インプリメンテーション

ザイリンクス製品向けのコード最適化の有無 Y
一般的な FPGA 最適化技術 Instantiation
カスタムの FPGA 最適化技術 None
サポートされる合成ソフトウェア ツール/バージョン Xilinx XST / 14.x
スタティックタイミング解析実施の有無 Y
AXI インターフェイス AXI4
IP-XACT メタデータの有無 N

検証

資料検証計画の有無 Yes, document only plan
試験方法 Both
アサーション N
収集したカバレッジ メトリック Functional
タイミング検証実施の有無 Y
タイミング検証レポートの有無 Y
サポートされるシミュレーター Mentor Questa

ハードウェア検証

FPGA 上で検証済み Y
使用したハードウェア検証プラットフォーム VC-707
業界標準コンプライアンス テストに合格 Y
特定コンプライアンステスト TCP Protocol
テスト実施日 Jul 08, 2014
テスト結果の有無 Y
このページをブックマークに追加