ザイリンクスの SoC ポートフォリオは、プロセッサのソフトウェア プログラマビリティと FPGA のハードウェア プログラマビリティを兼ね備えており、非常に高いシステム性能、柔軟性、拡張性を実現します。また、低消費電力で低コストなデザインを素早く製品化できるなど、システム全体にも大きなメリットをもたらします。従来の SoC プロセッシング ソリューションとは異なり、柔軟なプログラマブル ロジックを備えているため、ペリフェラルやアクセラレーターを追加して広範なアプリケーションに対応でき、最適化や差別化を可能にします。
プロセッシング システム
|
Zynq-7000 SoC | Zynq UltraScale+ MPSoC | Zynq UltraScale+ RFSoC |
---|---|---|---|
アプリケーション処理ユニット | 最大 1GHz のシングル/デュアル コア Arm Cortex-A9 MPCore™ | 最大 1.5GHz のデュアル/クワッドコア Arm Cortex-A53 MPCore | 最大 1.33GHz のデュアル コア Arm Cortex-A53 MPCore |
リアルタイム プロセッシング ユニット | - | 最大 600MHz のデュアルコア Arm Cortex-R5 MPCore | 最大 533MHz のデュアルコア Arm Cortex-R5 MPCore |
マルチメディア処理 | - | 最大 667MHz の GPU Arm Mali™-400 MP2 H.264-H.265 をサポートするビデオ コーデック |
- |
ダイナミック メモリ インターフェイス | DDR3、DDR3L、DDR2、LPDDR2 | DDR4、LPDDR4、DDR3、DDR3L、LPDDR3 | DDR4、LPDDR4、DDR3、DDR3L、LPDDR3 |
高速ペリフェラル | USB 2.0、Gigabit Ethernet、SD/SDIO | PCIe® Gen2、USB3.0、SATA 3.1、DisplayPort、Gigabit Ethernet、SD/SDIO | PCIe® Gen2、USB3.0、SATA 3.1、DisplayPort、Gigabit Ethernet、SD/SDIO |
セキュリティ | RSA、AES、SHA、Arm TrustZone® | RSA、AES、SHA、Arm TrustZone | RSA、AES、SHA、Arm TrustZone |
最大 I/O ピン数 | 128 | 214 | 214 |
プログラマブル ロジック
|
Zynq-7000 SoC | Zynq UltraScale+ MPSoC | Zynq UltraScale+ RFSoC |
---|---|---|---|
最大ロジック セル / システム ロジック セル (K) |
444 | 1,143 | 930 |
最大メモリ (Mb) | 26.5 | 70.6 | 60.5 |
最大 DSP スライス | 2,020 | 3,528 | 4,272 |
33G トランシーバー | - | - | 16 |
最大 I/O ピン数 | 250 | 668 | 408 |
RF 信号チェーン
|
Zynq-7000 SoC | Zynq UltraScale+ MPSoC | Zynq UltraScale+ RFSoC |
---|---|---|---|
最大 ADC | - | - | 16 |
最大 ADC | - | - | 16 |
SD-FEC コア | - | - | 8 |