AR# 10129

Virtex-E/Spartan-IIE - VCCO および VCCINT の電源投入シーケンスについて

説明

キーワード : Virtex-E, power, supply, sequence, sequencing, order, ramp-up, Spartan-IIE, amt, agt, 電源, 供給, シーケンス, 順序, ランプアップ

Virtex-E/Spartan-IIE を使用する場合の電源投入シーケンスについて

ソリューション

1

Virtex-E/Spartan-IIE の電源シーケンスの条件

その 1
VCCINT より前に VCCO が供給された場合、出力ドライバの一部がオンになり、プルダウンまたはプルアップされるか、その両方になります。プロセスおよび温度によって異なりますが、この状態は数ミリ秒間または VCCINT が投入されるまで続きます。多数の I/O ピンが同時にプルアップおよびプルダウンされた場合、多量の電流 ICCO が発生することがあります。これだけでデバイスが破損することはありませんが、VCCINT がオフの状態が長時間 (1 秒以上) 続くと、熱放散によってデバイスの温度が指定の動作温度を超えてしまう場合があります。この状態が指定の動作条件より長時間続くと、デバイスが過熱により破損します。VCCINT がオンになると、すべての出力がトライステート状態になります。

メモ : アップデートされた Virtex-E/Spartan-IIE デバイスは、次の各サイトにあるように、上記の問題 (VCCO が VCCINT の前に電源投入されると、多量の電流が流れる) の対象外です。

- Virtex-E
http://japan.xilinx.com/partinfo/notify/pcn2002-07.htm

- Spartan-IIE
http://japan.xilinx.com/partinfo/notify/pcn2002-05.htm

アップデートされた Virtex-E/Spartan-IIE デバイスは、PCN の 2 行目に「AMT」または「AGT」の 3 文字で記されています。

その 2
VCCO より前に VCCINT が供給された場合は、ユーザー /O は常にトライステート状態ですVCCINT が供給されて VCCO が供給されていない場合は、VCCO が投入されるまで ICCINT 電流が発生します。電流量はデバイスのサイズによって異なりますが、1000 システム ゲートに対し約 1mA です。

- V50E/2S50E では約 50mA
- V300E/2S300E では約 300mA
- V2000E では約 2A

メモ : これはコンフィギュレーションされていないデバイスで、約 100mA のスタンバイ電流に追加される値です。

これは Virtex-E のみで、Virtex には適用されません。この電流は、VCCO (POR 回路に接続されている Vcco_2) が 0.8 ~ 1V に達すると消失します。VCCO の電圧がこの値より低くなると、再び電流が発生します。この電流は均等に分散され、これによってデバイスが破損することはありません。

その 3
デバイスへの電源投入が完了した後に VCCINT が供給されなくなった場合も、/O はトライステート状態になります。

メモ : Virtex/Spartan-II デバイスの電源シーケンス情報は、(Xilinx Answer 5133) を参照してください。

2

パワーオン電源要件
詳細については、Virtex-E および Spartan-IIE の DC およびスイッチング特性を扱ったデータシートを参照してください (目次から検索する場合、「DC Specifications」の下に「Power-On (Power Supply Requirements)」というセクションがあります。

Spartan-IIE
http://japan.xilinx.com/xlnx/xweb/xil_publications_display.jsp?category=/Data+Sheets/FPGA+Device+Families/Spartan-IIE&iLanguageID=2

Virtex-E
http://japan.xilinx.com/xlnx/xweb/xil_publications_display.jsp?category=/Data+Sheets/FPGA+Device+Families/Virtex-E&iLanguageID=2

アンサー レコード リファレンス

関連アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
37214 Virtex-6 FPGA デザイン アシスタント - ブロック RAM/FIFO に関する一般的な問題のトラブルシュート N/A N/A
AR# 10129
日付 12/15/2012
ステータス アクティブ
種類 一般