We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 11125

3.1i Virtex MAP - XORCY が LUT と認識され、パック エラーが発生する


キーワード : XORCY, LUT, pack error, ERROR:Pack:679, パック エラー

重要度 : 標準

概要 :
次のパック エラーに含まれる「U1/U1/BU2」は、実際は XORCY のため RLOC 制約が有効になる必要がある。

ERROR:Pack:679 - Unable to obey design constraints (MACRONAME = U1/U1/hset,
RLOC = R6C0.S1) which require the combination of the following symbols into a single slice component:
LUT symbol "U1/U1/BU0" (Output Signal = U1/U1/N46)
LUT symbol "U1/U1/BU2" (Output Signal = P75BP<0>)
LUT symbol "U1/U1/BU3" (Output Signal = U1/U1/N66)
MUXCY symbol "U1/U1/BU4" (Output Signal = U1/U1/N82)
XORCY symbol "U1/U1/BU5" (Output Signal = P75BP<1>)
There are more than two function generators. Please correct the design constraints accordingly.


この問題は、最新版の 3.1i サービス パックで修正されています。 サービス パックは次のサイトから入手できます。
この問題は 3.1i サービス パック 8 で修正済みです。
AR# 11125
日付 08/19/2002
ステータス アーカイブ
種類 一般