UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 11266

4.1i CORE Generator 乗算器 - [SCLR を CE より優先] オプションが正しく機能しない

説明

キーワード : Virtex-II, Multiplier, override, SCLR, CE, 乗算器, 優先

重要度 : 標準

概要 :
CORE Generator で Virtex-II 用の乗算器を作成する際、 [SCLR を CE より優先] オプションを選択しても、正しく機能しません。 どのように設定しても、XCO ファイルには次のように記載されます。

CSET ce_overrides = CE_Overrides_SCLR

ソリューション

この問題を回避するには、乗算器コアにロジックを外部から追加します。これにより、同期リセットが入力されても、 CE 信号は High になります。

CE_core = CE_in or SCLR;

ただし、これにより CE ラインの遅延が多少増加します。

この問題は、次の 4.1i IP アップデートに含まれる Multiplier V4.0 で修正されます。
http://www.xilinx.co.jp/ipcenter/coregen/updates.htm
AR# 11266
日付 09/11/2003
ステータス アーカイブ
種類 一般
このページをブックマークに追加