UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 12037

4.1i Virtex-II PAR - 「ERROR:DesignRules:462 - Chipcheck: Incompatible I/O standards」というエラー メッセージが表示される

説明

キーワード : DesignRules:462, Chipcheck, Incompatible, I/O, IO, LVDS, デザイン ルール, 互換性, 入出力

重要度 : 標準

概要 : Virtex-II の配置で、同一バンクの LVDS I/O がほかの I/O 標準で間違って配置されていると、 次のような DRC エラー メッセージが表示されます。

ERROR:DesignRules:462 - Chipcheck: Incompatible IO standards. I/O standard LVDS_33 of comp dos_tc2_clkP and I/O standard LVCMOS18 of comp tc1_dos_sync are incompatible. They cannot be in the same I/O bank.

ソリューション

この問題は 4.1i サービス パック 1 で修正される予定です。

それまでは、I/O のロケーション制約を使用して、この問題を回避してください。
AR# 12037
日付 10/22/2008
ステータス アーカイブ
種類 一般
このページをブックマークに追加