UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 12516

4.1i CPLD XPLA3 Hprep6 - ザイリンクス ソフトウェアで生成された JEDEC は、ISP ピン (JTAG) を無効にできない

説明

キーワード : 4.1i, XPLA3, ISP, JEDEC

重要度 : 重要

概要 :
ISP ピンは 4.1i ソフトウェアで生成された JEDEC で無効にされず、JTAG 専用になってしまいます。この現象は ISE での設定に関係なく発生します。 レポート ファイルには、[Reserve ISP pins] の設定が正しく読み込まれたと示されています。

ソリューション

この問題は、最新版の 4.1i サービス パックで修正されています。サービス パックは次のサイトから入手できます。
http://support.xilinx.co.jp/support/techsup/sw_updates
この修正は 4.1i サービス パック 2 以降に含まれます。

AR# 12516
日付 08/05/2003
ステータス アーカイブ
種類 一般
このページをブックマークに追加