UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 12692

信号および電圧のインテグリティ - 仮想グランド ピンおよび仮想電源ピンについて

説明

キーワード : supply, VCC, VCCO, VCCINT, VCCAUX, bypass, decouple, SSO, noise, current, crosstalk, cross talk, simultaneous, switch, output, ground, bounce, droop, rail, collapse, 電源, バイパス, デカップル, ノイズ, 電流, クロストーク, 同時, スイッチ, 出力, グランド, バウンス, ドループ, レール, コラプス

優先度 : 標準

概要 :
仮想グランド ピンと仮想電源ピンとは何ですか。 また、電源ノイズをどのように低減しますか。

ソリューション

次の情報は、ザイリンクス FPGA および CPLD すべての当てはまります。

仮想グランドおよび仮想電源ピンはユーザー I/O です。これは Low または High に駆動するようプログラムされており、PCB のグランドおよび電源プレーンに外部で接続されます。 仮想グランドまたは仮想電源ピンは、過渡電流のためのパスをつくり、電源供給インダクタンスおよび供給ノイズ (グランド バウンス) を減退させます。

仮想グランドまたは電源ピンを効果的に使用するには、インピーダンスの低い、LVTTL24、PCI、GTL のいずれかの I/O 規格を選択します。 一般的に、仮想グランドは、ノイズ低減に効果があります。 仮想グランドおよび仮想電源ピンの両方を使用する場合は、互いに近接配置しておくと、一層効果的です。

仮想電源ピンを使用しても、デバイスのデータシートにある 同時スイッチ ノイズ (SSO) ガイドラインは順守してください。 仮想電源ピンは、SSO を低減するための補足手段として可能な限り使用してください。

SSO の処理方法については、アプリケーション ノート『Managing Ground Bounce in Large FPGAs』 (Xilinx XAPP689) を参照してください。
AR# 12692
日付 12/15/2012
ステータス アクティブ
種類 一般
このページをブックマークに追加