UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 13340

4.1i Virtex-II PAR - ブロック RAM の配置でクロック解析が考慮されない

説明

キーワード : Block, RAM, BLKRAM, place, placer, placement, ブロック, 配置

重要度 : 標準

概要 : ブロック RAM を配置すると、クロック接続を考慮していない内部マクロが作成されます。 このマクロには、有効な配置用の区画が含まれていない可能性があります。

ソリューション

この問題は最新のサービス パックで修正されています。サービス パックは http://support.xilinx.co.jp/support/techsup/sw_updates で入手してください。
この修正は、4.1i サービス パック 3 以降に含まれます。
AR# 13340
日付 10/23/2008
ステータス アーカイブ
種類 一般
このページをブックマークに追加