UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 13451

4.2i PAR - ギガビット I/O ピンの配置が最小クロック周期に与える影響

説明

キーワード : INFINIBAND, XAUI, GT, channel bond, Virtex-IIPro, V2Pro, チャネル結合, チャネル接続

重要度 : 重要

概要 : タイミング クリティカルな INFINIBAND および XAUI 標準では、GT チャネル接続が重要な要素になります。 CHBONDO-to-CHBONDI が正しく接続されていないと、この標準のタイミングが満たされません。

ソリューション

GT ピンをデバイスの同一エッジに配置すると、PAR で CHBONDO-to-CHBONDI 接続を最適化できます。

メモ : このアンサーは、タイミング ドリブンの配線にのみ適用されます。
AR# 13451
日付 10/20/2008
ステータス アーカイブ
種類 一般
このページをブックマークに追加