UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 13792

5.2i CPLDFit - 「ERROR:CPLD:832 - 'net' is assigned to an invalid location ('Px') for this device」または「This pin does not support the functionality of that signal」というエラー メッセージが表示される

説明

キーワード : 5.2i, 5.1i, 4.2i, 4.1i, error, CPLD, assigned, invalid, location, device, pin, エラー, 割り当て, 無効, ロケーション, デバイス, ピン, インプリメンテーション

重要度 : 標準

概要 :
Project Navigator でインプリメンテーションを実行すると、次のいずれかのエラー メッセージが表示されます。

"ERROR:CPLD:832 - 'net' is assigned to an invalid location ('PX') for this device. This will prevent the design from fitting on the current device. 'net' must be reassigned before attempting a re-fit."

"ERROR:Cpld:6 - Cannot assign Output Pin moda to PX* (FB1_4). This pin does not support the functionality of that signal."

*PX の X は、ピン番号です。

ソリューション

この問題を解決するには、次を確認してください。
- PX が I/O に使用できない専用ピンか (JTAG ピンや VCC ピン、GND ピンなど) をデバイスのデータシートで確認してください。
- ロケーション制約に適切な表記を使用しているかを確認してください。
a.ピン パッケージ (PC, VQ, TQ, HQ) の場合。y はピン番号です。
NET DATAIN LOC = Py;
b.ボール グリッド パッケージ (FG, BG, CS) の場合。x は行を表し、y は列番号を表します。
NET DATAIN LOC = xy;
- 同じロケーションに PROHIBIT 制約を配置していないことを確認してください。

データシートは、次のサイトから参照できます。
http://www.xilinx.co.jp/xlnx/xweb/xil_publications_index.jsp

CoolRunner XPLA3 の場合 :
JTAG ピンを I/O として使用する場合、ソフトウェアで [Reserve ISP Pins] がオフになっていることを確認してください。
AR# 13792
日付 12/15/2012
ステータス アクティブ
種類 一般
このページをブックマークに追加