UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 14176

4.1i CPLD TAEngine - タイミング レポートで高速入力レジスタのタイミング データが表示されない

説明

キーワード : 4.1i, 4.2i, CPLD, XPLA3, CoolRunner, CoolRunner-II, fast input register, timing, 高速入力レジスタ, タイミング

重要度 : 標準

概要 :
高速入力レジスタが CoolRunner XPLA3 または CoolRunner-II のデザインのタイミング レポートに表示されません。

ソリューション

この問題は、4.2i サービス パック 3 で修正されています。
サービス パックは次のサイトから入手できます。
http://support.xilinx.co.jp/support/techsup/sw_updates

この問題は、WebPACK の最終版では修正されています。WebPACK は次のサイトから入手できます。
http://support.xilinx.co.jp/xlnx/xil_prodcat_landingpage.jsp?title=ISE+WebPack
AR# 14176
日付 08/04/2003
ステータス アーカイブ
種類 一般
このページをブックマークに追加