UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 16732

5.2i スピード ファイル/タイミング - 比例配分の信号で不正な Clock-to-Pad 時間がレポートされる

説明

キーワード : clock to pad, clock2pad, prorated, signals, speed files, 信号, 比例配分, スピード ファイル

重要度 : 標準

概要 :
デフォルトの値を使用してデザインでタイミング解析を実行しました。温度と電圧を比例設定して解析を再実行すると、この値は小さすぎ、最適化しすぎています。

ソリューション

この問題は、最新版の 5.2i サービス パックで修正されています。サービス パックは次のサイトから入手できます。
http://support.xilinx.co.jp/xlnx/xil_sw_updates_home.jsp
この修正は、5.2i サービス パック 1 以降に含まれます。
AR# 16732
日付 03/06/2005
ステータス アーカイブ
種類 一般
このページをブックマークに追加