UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 17336

5.2i CORE Generator / LogiCORE XAUI v3.0 - リリース ノート

説明

キーワード : FIP4, COREGen, XAUI, XGMII, Virtex-II Pro, networking, connectivity, ネットワーク, 接続

重要度 : 標準

概要 :
このアンサーには、XAUI スタンド-アロン コア F_IP4 リリース ノートの内容を記載します。

ソリューション

既知の問題

1. モジュールによっては、24 文字を超えるユーザー指定のコンポーネント名が原因で CORE Generator が停止することがあります。

この問題を回避するには、ユーザー指定のコンポーネント名を 24 文字以下にしてください。 また、プロジェクトのパスを 12 文字以内に制限してください。 詳細については、(Xilinx Answer 17164) を参照してください。

2. XAUI v3.0 コアをインプリメントすると、PAR で次の警告メッセージが表示されます。

"WARNING:Timing:2667 - mdc does not clock data to mdio_out"
"WARNING:Timing:2666 - Constraint ignored: COMP "mdio_out" OFFSET = OUT 300 nS
AFTER COMP "mdc" ;"

このエラー メッセージは無視しても問題はありません。 詳細については、(Xilinx Answer 17352) を参照してください。

3. XAUI v3.0 コアを外部 XGMII としてインプリメントすると、BitGen で次のエラー メッセージが表示されます。

"ERROR:DesignRules:462 - Chipcheck: Incompatible IO standards. IO standard HSTL_I
of comp xgmii_rxd<25> and IO standard LVCMOS25 of comp mdio_in are
incompatible. They cannot be in the same IO bank."

この問題を回避するには、UCF ファイルで手動でピン制約を適用してください。 詳細については、(Xilinx Answer 17354) を参照してください。

4. コンフィギュレーション/ステータス ベクタ インターフェイスを使用すると、TYPE_SEL ポートが誤って表示されます。

TYPE_SEL ポートは MDIO インターフェイスが使用される場合にのみ必要です。 したがって、このポートは未接続にしてください。 詳細については、(Xilinx Answer 17355) を参照してください。

5. MDIO インターフェイスをインプリメントすると、バック-アノテートされたシミュレーションで X が出力されます。

この問題を解決するためには、次の行を UCF ファイルに追加し、再インプリメントしてください。

INST "xaui_core/BU2/u0/management_1/mdc_rising" ASYNC_REG = "TRUE";
INST "xaui_core/BU2/u0/management_1/mdio_interface_1/mdio_in_reg" ASYNC_REG = "TRUE";

詳細については、(Xilinx Answer 17369) を参照してください。
AR# 17336
日付 08/31/2006
ステータス アーカイブ
種類 一般
このページをブックマークに追加