UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 17708

9.1i PrimeTime - タイミング レポートのクロック誤差を PrimeTime で一致させる方法

説明

キーワード : clock, uncertainty, クロック, 誤差

ザイリンクス タイミング ツールのクロック誤差を SDC に変換する方法を教えてください。

ソリューション

IOB パスの変換で set_clock_uncertainty を設定します。

これは Synopsys の最新の xp_clock_latency.tcl スクリプトに記述されています。
AR# 17708
日付 01/18/2010
ステータス アーカイブ
種類 一般
このページをブックマークに追加