UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 19673

LogiCORE FIFO Generator v3.1 - 非対称比 1:8 のサポート

説明

キーワード : CORE, CORE Generator, COREGen, IP, update, 8.2i, ip2_im, FIFO, generator, fifogen, asynchronous, synchronous, common, clocks, memory,block RAM, BRAM, RAMB16, FIFO16, asynch, asymmetric, nonsymmetric, non-symmetric, first, word, fall, through, fwft , v3.1, v3.2, アップデート, ジェネレータ, 非対称, 非同期, 同期, コモン, クロック, メモリ, ブロック, ワード

FIFO Generator v3.1 ユーザー ガイド (UG175) の 60 ページに、非対称比が 1:8 までサポートされていると記述されていますが、独立したクロック、BRAM を選択すると、入力幅を 16、出力幅を 128 にすることができません。なぜですか。

ソリューション

これは、FIFO Generator v3.1 の GUI の問題ですが v3.2 で修正されています。v3.2 は ISE 8.2i 用の IP アップデート 2 に含まれています。

AR# 19673
日付 12/15/2012
ステータス アクティブ
種類 一般
このページをブックマークに追加