UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 19772

6.2/6.1 EDK - EDK_BSB - ML310 SPI のクロック比率が正しく設定されない

説明

キーワード : BSB, ML310, SPI, clock, UCF, クロック

重要度 : 標準

概要 :
EDK 6.2i BSB で作成した ML310 システムでは、EDK の SPI pcore が正しくコンフィギュレーションされません。

ソリューション

ML310 の MHS ファイルの SPI コアに次のパラメータを追加してください。

"PARAMETER C_OPB_SCK_RATIO = 128"
AR# 19772
日付 04/28/2006
ステータス アーカイブ
種類 一般
このページをブックマークに追加