UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 19943

14.x タイミング - タイミング解析レポートに報告されているクロック スキューと MAXSKEW 制約が一致していない

説明

Timing Analyzer でローカル クロックを含むデザインのタイミング解析を実行すると、算出されたスキューが原因で内部ホールド違反が発生します。

MAXSKEW レポートにはネット上のスキューがこの値より小さいと記述されており、計算が不正なのではないかと思われます。

ソリューション

タイミング解析ではクロック パスの一部に対して相対最小が使用され、

スキュー計算では共通ドライバー解析が使用されます。

タイミング解析エンジンで、ソースへのクロック パスとデスティネーションへのクロック パスとの間の共通ドライバーが検出され、その点からクロック スキューが算出されます。
AR# 19943
日付 03/11/2015
ステータス アクティブ
種類 既知の問題
ツール
  • ISE - 10.1
  • ISE Design Suite - 11.1
  • ISE Design Suite - 11.2
  • More
  • ISE Design Suite - 11.3
  • ISE Design Suite - 11.4
  • ISE Design Suite - 11.5
  • ISE Design Suite - 12.1
  • ISE Design Suite - 12.2
  • ISE Design Suite - 12.3
  • ISE Design Suite - 12.4
  • ISE Design Suite - 13
  • ISE Design Suite - 13.1
  • ISE Design Suite - 13.2
  • ISE Design Suite - 13.3
  • ISE Design Suite - 13.4
  • ISE Design Suite - 14.1
  • ISE Design Suite - 14.2
  • ISE Design Suite - 14.3
  • ISE Design Suite - 14.4
  • ISE Design Suite - 14.5
  • ISE Design Suite - 14.7
  • Less
このページをブックマークに追加