UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 19955

6.3i PrimeTime/NetGen - SDF を実行する場合、パルス幅チェックにより、PrimeTime で問題が発生する

説明

キーワード : path pulse, min_pulse_width

重要度 : 標準

概要 :
NetGen から SDF および Verilog ファイルを実行する場合、PrimeTime で次のような警告メッセージが表示されます。

"Warning: 8982 WIDTH had no corresponding timing arc in the library, and are converted into user min_pulse_width."

"Warning : SDF construct 'PATHPULSE' ignored (44283 occurrences)."

この問題はいつ修正される予定ですか。

ソリューション

この問題は、最新版の 6.3i サービス パックで修正されています。サービス パックは次のサイトから入手できます。
http://www.xilinx.co.jp/xlnx/xil_sw_updates_home.jsp
この修正は、6.3i サービス パック 1 以降に含まれます。
AR# 19955
日付 03/27/2007
ステータス アーカイブ
種類 一般
このページをブックマークに追加