UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 20018

LogiCORE SPI-4.2 (POS-PHY L4) v7.0 - 「NGDBuild WARNING:NgdBuild:440 - FF primitive 'U0/clkdomain0/srts/output_ff' has unconnected output」 という警告メッセージが表示される

説明

概要

ザイリンクス SPI-4.2 コアを COREGen を使用して生成すると、gen_sim_model[.bat] と呼ばれるスクリプトが 「/test/vhdl and /test/verilog」 サブディレクトリに作成されます。 このスクリプトを実行すると、NGDBuild で次のような警告メッセージが表示されます。

「Sink Core:

WARNING:NgdBuild:440 - FF primitive 'U0/clkdomain0/srts/output_ff' has

unconnected output pin

WARNING:NgdBuild:454 - logical net

'U0/core0/queue0/rrdadrx/FIFO_addr_gray_ffs<0>' has no load"

Source Core:

WARNING:NgdBuild:440 - FF primitive 'U0/sync0/ssses/output_ff' has unconnected

output pin

WARNING:NgdBuild:440 - FF primitive 'U0/core0/data0/u10/dip4_val/FF5' has

unconnected output pin」

ソリューション

これらは、使用されない信号が SPI4.2 コアで使用されていることに起因する有効かつ予測される警告メッセージです。コアの機能に影響を与えないため、無視しても問題ありません。

AR# 20018
日付 12/15/2012
ステータス アクティブ
種類 一般
このページをブックマークに追加