UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 20128

6.3i タイミング/Virtex-II Pro/Virtex-4 - PowerPC 405D に関連したタイミング遅延の値が正しくない

説明

キーワード : clock, skew, クロック, スキュー

重要度 :

概要 :
タイミング ツールを使用して PowerPC 405 デザインを実行すると、入力クロックに対するタイミング パラメータ値が大きすぎるものがあります。 これは、PowerPC およびファブリックにあるロジック間のスキューと PowerPC の clock to output 時間に影響を与えます。 この問題はいつ修正される予定ですか。

ソリューション

この問題は、最新版の 6.3i サービス パックで修正されています。サービス パックは次のサイトから入手できます。
http://support.xilinx.co.jp/xlnx/xil_sw_updates_home.jsp
この修正は、6.3i サービス パック 2 以降に含まれます。
AR# 20128
日付 01/18/2010
ステータス アーカイブ
種類 一般
このページをブックマークに追加