UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 20316

LogiCORE 2-D Discrete Cosine Transform (DCT) v2.0 - 2-D DCT の VHDL モデルが 100 MHz 以上のクロック スピードでしかシミュレーションされない

説明

キーワード : COREGen, CORE, CORE Generator, 2-d, DCT, simulation, VHDL, 100 MHz, シミュレーション

2-D DCT の VHDL モデルが 100 MHz 以上のクロック スピードでしかシミュレーションされないのはなぜですか。

ソリューション

このモデルには、クロックが最低 100 MHz と記述されています。

この問題は調査中で、今後のリリースで修正または説明させていただきます。
AR# 20316
日付 07/26/2007
ステータス アーカイブ
種類 一般
このページをブックマークに追加