UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 20777

6.3 System Generator - Virtex-4 デバイスを使用すると乗算器シミュレーションとハードウェアでレイテンシに差が生じる

説明

キーワード : IP, multiplier, hardware, 乗算器, レイテンシ, ビヘイビア, タイミング, ハードウェア

重要度 : 標準

概要 :
Virtex-4 デバイスを使用した場合、ビヘイビア シミュレーション レイテンシとハードウェア/タイミング レイテンシに差があるのはなぜですか。

ソリューション

これは既知の問題です。 ハードウェアでは 1 サイクル多くレイテンシがあります。

この問題は、DSP48 を乗算器として使用すると回避できます。 DSP48 OPMODE は、Constant Block の DSP48 OPMODE オプションを選択すると簡単に設定できます。

この問題は、System Generator 6.3 SP3 および 7.1i で修正されています。
AR# 20777
日付 07/28/2010
ステータス アーカイブ
種類 一般
このページをブックマークに追加