UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 21284

v2.3 CORE Generator Aurora - リリース ノートおよび既知の問題

説明

キーワード : LogiCORE, error, エラー

重要度 : 標準

概要 :
7.1i IP アップデート 1 および 7.1i IP アップデート 2 でリリースされた v2.3 CORE Generator Aurora に関するリリース ノートです。 次の内容が記載されています。

- 新機能
- 修正点
- 既知の問題

メモ : 7.1i IP アップデート 2 では、このコアは変更および修正されていません。このため、次の内容は IP アップデート 2 に適用されます。

7.1i IP アップデート 1 のインストール手順およびデザイン ツール要件に関しては、(Xilinx Answer 21019) を参照してください。
7.1i IP アップデート 2 のインストール手順およびデザイン ツール要件に関しては、(Xilinx Answer 21737) を参照してください。

ソリューション

新機能

- Virtex-4 FX デバイスでの Aurora サポート
- ドキュメントの改訂

修正点

情報が入手でき次第、更新します。

既知の問題

- CORE Generator からユーザー ガイドを開く場合、画像ファイルがないなど、多数の PDF エラーが発生します。 ユーザー ガイドは、次のサイトを参照してください。
http://www.xilinx.co.jp/aurora/aurora_member/ug061.pdf
メモ : このドキュメントにアクセスする場合は、Aurora のメンバー登録をする必要があります。

- INIT_CLK、 PMA_INIT および ERROR_COUNT ポートは UCF ファイルでロックされていません。 INIT_CLK をボードのオシレータにロックし、 PMA_INIT をプッシュボタンにロックします。 ERROR_COUNT ポートは LED に制約されています。

- MGT の補正ブロックは ES デバイスに使用します。 モジュールと MGT の DRP およびその他ポートとの接続および詳細は、『補正ブロック ガイド』 (UG090) を参照するか、販売代理店にお問い合わせください。 Aurora モジュールの MGT は mgt_wrapper.v (.vhd) ファイルにインスタンシエートされています。 このファイルは、DRP モジュールをインスタンシエートし、接続するよう修正できます。

- Virtex-4 の MGT の特性評価の結果、推奨される属性設定は、ISE 7.1i のデフォルト値とは異なるものがあります。 推奨される設定は、ライン遅延によって異なります。 2.5 Gbps から 3.125 Gbps の詳細は、(Xilinx Answer 21672) および (Xilinx Answer 21673) を参照してください。 この設定は、指定されたデータ レートで、 Aurora で使用できます。

- ModelSim 6.1 で 「Fatal: (vsim-3420) Array lengths do not match....」 というエラー メッセージが表示されます。
詳細は、(Xilinx Answer 21910) を参照してください。


AR# 21284
日付 02/04/2013
ステータス アーカイブ
種類 一般
このページをブックマークに追加