UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 21428

10.1 Floorplan Editor/PACE - 別のディレクトリにあるデザイン ファイルでピン制約を実行するとエラーが発生する

説明

キーワード : UCF, library, ライブラリ

別のディレクトリにあるデザイン ファイルでピン制約を実行すると、次のエラー メッセージが表示されます。

"Loading device for application Rf_Device from file '2vp50.nph' in environmentC:/Xilinx71.
Compiling vhdl file "c:/work/sri2/loopback_test/loopback_top.vhd" in Librarywork.
ERROR:HDLParsers:3317 - "c:/work/sri2/loopback_test/loopback_top.vhd" Line 40. Library pf03firmwarelib cannot be found.
ERROR:HDLParsers:3013 - "c:/work/sri2/loopback_test/loopback_top.vhd" Line 41. Library pf03firmwarelib is not declared.
WARNING:HDLParsers:3481 - Library work has no units. Did not save reference file "C:/DOCUME~1/Josh/LOCALS~1/Temp/xil_2412_5/hdllib.ref" for it."

この問題の解決方法を教えてください。

ソリューション

[Assign Package Pins Post-Translate] を使用するか、または UCF ファイルを手動で修正すると、この問題を回避できます。
AR# 21428
日付 12/15/2012
ステータス アクティブ
種類 一般
このページをブックマークに追加