UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 21840

Virtex-4 IDELAY - IDELAY のタップ遅延の正しい値

説明

キーワード : Virtex-4, IDELAY, tap, タップ

重要度 : 標準

概要 :
Virtex-4 データシート v1.10 の表 34 には、IDELAY チェーン遅延分解 (TIDELAYRESOLUTION) が 75ps となっています。 ところが、『Virtex-4 Library Guide for HDL Designs』の IDELAY セクションではタップ遅延が 78ps となっています。 どちらが正しいのですか。

ソリューション

Virtex-4 データシートに載っている IDELAY のタップ遅延が正しい値です。 データシートは、次のサイトから参照できます。
http://www.xilinx.co.jp/xlnx/xweb/xil_publications_display.jsp?sGlobalNavPick=&sSecondaryNavPick=&category=-1210771&iLanguageID=2
AR# 21840
日付 04/27/2012
ステータス アーカイブ
種類 一般
このページをブックマークに追加