UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 22676

8.1 sp1 Virtex-II Pro - 「INTERNAL_ERROR:Pack:pktbaplacepacker.c:409:1.73.8.4」というエラー メッセージが表示される

説明

キーワード : -timing , timing, driven, pack, pktbaplacepacker, タイミング, 駆動, パック

タイミング ドリブンのパッキング アルゴリズムにより、矛盾する制御信号を使用して 2 つのフリップフロップフロップが同じスライスにに間違ってマージされると、次のようなエラーになります。

Running timing-driven packing...

Phase 15.24
Phase 15.24 (Checksum:8f0d171) REAL time: 1 mins 32 secs

INTERNAL_ERROR:Pack:pktbaplacepacker.c:409:1.73.8.4 - Unable to obey placement
request which requires the combination of the following comp blocks into the
SLICE_X64Y75 site. comp: PCI_CORE/PCI_LC/MASTER/$1I2914/ADDR_BE_Q comp:
PCI_CORE/PCI_LC/IFRAME_I- The fragment blocks involved are as follows: FLOP
symbol "PCI_CORE/PCI_LC/MASTER/$1I2914/$1I2862" (Output Signal =
PCI_CORE/PCI_LC/MASTER/$1I2914/ADDR_BE_Q) MUXF5 symbol
"PCI_CORE/PCI_LC/MASTER/FRAME/$1I3419" (Output Signal =
PCI_CORE/PCI_LC/NS_FRAME-) LUT symbol "PCI_CORE/PCI_LC/MASTER/FRAME/$1I3368"
(Output Signal = PCI_CORE/PCI_LC/MASTER/FRAME/NS_S_0) LUT symbol
"PCI_CORE/PCI_LC/MASTER/FRAME/$1I3470" (Output Signal =
PCI_CORE/PCI_LC/MASTER/FRAME/NS_S_1) FLOP symbol
"PCI_CORE/PCI_LC/MASTER/FRAME/IFRAME_I-" (Output Signal =
PCI_CORE/PCI_LC/IFRAME_I-) The clock enable signals don't agree.
INTERNAL_ERROR:Pack:pktbaplacepacker.c:409:1.73.8.4 - Unable to obey placement
request which requires the combination of the following comp blocks into the
SLICE_X67Y67 site. comp: M_CBE<7> comp: PCI_CORE/PCI_LC/IREQ64_I- The
fragment blocks involved are as follows: FLOP symbol
"PING64_INST/M_CBE_reg_7" (Output Signal = M_CBE<7>) MUXF5 symbol
"PCI_CORE/PCI_LC/MASTER/REQ64/$1I3568" (Output Signal =
PCI_CORE/PCI_LC/NS_REQ64-) LUT symbol "PCI_CORE/PCI_LC/MASTER/REQ64/$1I3569"
(Output Signal = PCI_CORE/PCI_LC/MASTER/REQ64/NS_S_0) LUT symbol
"PCI_CORE/PCI_LC/MASTER/REQ64/$1I3561" (Output Signal =
PCI_CORE/PCI_LC/MASTER/REQ64/NS_S_1) FLOP symbol
"PCI_CORE/PCI_LC/MASTER/REQ64/IREQ64_I-" (Output Signal =
PCI_CORE/PCI_LC/IREQ64_I-) The clock enable signals don't agree.

この問題は、ISE 8.1i サービス パック 1 で発生します。

ソリューション

この問題は、8.1i サービス パック 2 で修正される予定です。 当面の間は、タイミング ドリブンのパッキング オプションをオフにするか、MAP のパッキング制約を使用して問題を回避してください。
AR# 22676
日付 11/16/2008
ステータス アーカイブ
種類 一般
このページをブックマークに追加