UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 31801

MIG v2.3 - Spartan-3A スターター キット : create_ise.bat で生成した ISE プロジェクト出力で変換プロセスを実行すると「ERROR:ConstraintSystem:59」というエラー メッセージが表示される

説明

MIG 出力には、create_ise.bat スクリプト ファイルが par ディレクトリに含まれており、このスクリプトでは MIG 出力ファイルと共に ISE プロジェクトを生成できます。

MIG v2.3 Spartan-3A スターター キット デザインで生成したプロジェクトを使用して変換を実行すると、次のエラー メッセージが表示されます。

ERROR:ConstraintSystem:59 - Constraint <INST "main_00/top0/data_path0/data_read0/strobe1_n/fifo_bit4" LOC = SLICE_X0Y77;> [vhdl_bl4.ucf(590)]:
INST "main_00/top0/data_path0/data_read0/strobe1_n/fifo_bit4" not found. Please verify that: 
1. The specified design element actually exists in the original design.  
2. The specified object is spelled correctly in the constraint source file.  


この原因および解決方法を教えてください。

ソリューション

これらのエラーは、vhdl_bl3_ram8d_1.vhd ファイルが ISE プロジェクトに追加されていないと発生します。

これは、create_ise.bat スクリプトのバグです。

この問題は、ソース ファイル vhdl_bl3_ram7d_1.vhd を手動で ISE プロジェクトに追加すると回避できます。

このソース ファイルは、rtl ディレクトリに含まれています。

この変更を行うと、変換プロセスが正しく完了します。

この問題は、MIG 3.0 で修正される予定です。
AR# 31801
日付 08/18/2014
ステータス アクティブ
種類 一般
デバイス
  • Spartan-3A
IP
  • MIG
Boards & Kits
  • Spartan-3A Starter Kit
このページをブックマークに追加