UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 32065

10.1 EDK、MPMC v4.03.a - SDR SDRAM PHY で mpmc_clk90 ポートは使用されるか

説明

キーワード : sdr, phase, 90, 位相

SDR SDRAM PHY で mpmc_clk90 ポートは使用されますか。 90 度の位相シフト クロックは非 DDR メモリ インターフェイスには使用されないようです。

ソリューション

mpmc_clk90 は MPMC では使用されていません。このエラーを防ぐには 'net_gnd' で駆動します。

この問題は、EDK 11.1 でリリース予定の MPMC v5.00.a で修正されています。
AR# 32065
作成日 01/22/2009
最終更新日 12/15/2012
ステータス アクティブ
タイプ 一般