UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 32216

12.1 タイミング - Virtex-5 の比例配分がすべての温度で同じになる

説明

Virtex-5 FPGA の比例配分がすべての温度で同じになります。

ソリューション

Virtex-5 の温度範囲内で遅延はほとんど変化していないため、スピード ファイルで各温度に対して同じ結果が表示されます。電圧を変化した場合には遅延に変化が見られるので、スピード ファイルにもそれに対応する値が示されています。

以前のデバイスでは、電圧ではなく温度が変化した場合に差異が見られましたが、新しいデバイスで小型のプロセスではその反対となり、温度ではなく、電圧が変化した場合に遅延に差が現れます。

AR# 32216
作成日 04/07/2009
最終更新日 12/15/2012
ステータス アクティブ
タイプ 一般
ツール
  • ISE - 10.1
  • ISE Design Suite - 11.1
  • ISE Design Suite - 11.2
  • More
  • ISE Design Suite - 11.3
  • ISE Design Suite - 11.4
  • Less