We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 32544

Virtex-4 Embedded Tri-mode Ethernet MAC Wrapper ( - MII インターフェイスを含むデザインをインプリメントすると I/O バンク規則により MAP でエラーが発生する


MII インターフェイスを含むデザインをインプリメントすると、MAP で次のようなエラー メッセージが表示されることがあります。

"ERROR:Place:864 - Incompatible IOB's are locked to the same bank 2 Conflicting IO Standards are:
IO Standard 1: Name = LVCMOS25, VRR, VCCO = 2.50, TERM = NONE
List of locked IOB's: HOSTCLK

IO Standard 2: Name = LVTTL, VREF = NR, VCCO = 3.30, TERM = NONE
List of locked IOB's: MII_TX_CLK_1

These IO Standards are incompatible due to VCCO mismatch."


このエラーを回避するには、UCF に次の制約を追加してください。

INST "MII_TX_CLK_1" LOC = "Bank4";
INST "MII_TX_CLK_0" LOC = "Bank4";
INST "MII_RX_CLK_1" LOC = "Bank4";
INST "MII_RX_CLK_0" LOC = "Bank4";

AR# 32544
日付 12/15/2012
ステータス アクティブ
種類 一般