UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 32545

Virtex-5 Embedded Tri-mode Ethernet MAC Wrapper v1.6 - GMII インターフェイスをインプリメントすると配置エラーにより MAP でエラーが発生する

説明

キーワード : PLACE, 592, BUFG, IOB, 配置

トライスピード GMII インターフェイスをインプリメントすると、クロック ピンと BUFG をデバイスの同じ側に配置できないことが原因で、MAP でエラーが発生します。トライスピード GMII インターフェイスを使用してコンフィギュレーションした EMAC0 および EMAC1 を含むデザインをインプリメントすると、MAP で次のエラー メッセージが表示されます。

"ERROR:Place:592 - A clock IOB / BUFGCTRL clock component pair have been found that are not placed at an optimal clock IOB / BUFGCTRL site pair."

ソリューション

このエラーを回避するには、UCF に次の制約を追加してください。
INST "mii_tx_clk_0" LOC = "BANK3";
AR# 32545
作成日 04/21/2009
最終更新日 12/15/2012
ステータス アクティブ
タイプ 一般