AR# 32743

Spartan-6 FPGA Integrated Block Wrapper v1.1 for PCI Express - ISE Design Suite 11.2 でのリリース ノートおよび既知の問題

説明


このアンサーでは、ISE Design Suite 11.2 でリリースされた Spartan-6 FPGA Integrated Block Wrapper v1.2 for PCI Express のリリース ノートと既知の問題を示します。次の内容が記載されています。



- 一般情報

- 新機能

- 修正点

- 既知の問題



インストール手順、CORE Generator の一般的な既知の問題、デザイン ツール要件は、次の『IP リリース ノート ガイド』を参照してください。

http://japan.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

ソリューション


新機能

- なし



修正点

- なし


既知の問題

- Virtex-6 FPGA ソリューションは、ハードウェア検証中です。


このコアの VHDL サポートは、今後のリリースで追加される予定です (現在のところ、11.3 でリリースされる予定になっています)。



(ザイリンクス アンサー 32865) - Spartan-6 FPGA Integrated Block Wrapper v1.1 for PCI Express - シミュレーションに cfg_interrupt_n の clock-to-out 遅延が必要



(ザイリンクス アンサー 32867) - Spartan-6 FPGA Integrated Block Wrapper v1.1 for PCI Express - PME イベントを生成する cfg_pm_wake_n 入力を使用するデザインにタイムアウト カウンタをインプリメントする必要がある



改訂履歴

2009 年 9 月 9 日 - アンサー32866 の「Multi-Vector MSI を使用するデザインでは MSI 割り込みを生成する前にアロケートしたベクタの数をチェックする必要がある」という問題はエンドポイントに関係ないので、リンクを削除

2009 年 8 月 17 日 - VHDL サポートの情報を追加

2009 年 6 月 24 日 - 初期リリース
AR# 32743
日付 12/15/2012
ステータス アクティブ
種類 一般
IP