UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 32931

Virtex-6 Integrated Block Wrapper v1.2 for PCI Express - ML605 開発ボードを選択した場合にデフォルト以外のユーザー インターフェイス周波数がサポートされない

説明


既知の問題 : v1.2



ML605 開発ボード オプションを選択すると、ML605 専用の UCF ファイルが生成されます。インターフェイス周波数にデフォルト以外の値を選択すると、UCF ファイルに含まれる不正な制約が原因でインプリメンテーションでエラーが発生します。

ソリューション


この問題は、11.3 で修正される予定です。ML605 ボードの使用する際、デフォルトのインターフェイス周波数を使用するとこの問題を回避できます。



Virtex-6 Integrated Block Wrapper v1.2 for PCI Express のリリース ノートおよび既知の問題のリストは、(ザイリンクス アンサー 32742) を参照してください。



改訂履歴

2009 年 6 月 24 日 - 初期リリース
AR# 32931
日付 08/06/2010
ステータス アクティブ
種類 ??????
IP
  • Virtex-6 FPGA Integrated Block for PCI Express ( PCIe )
このページをブックマークに追加