UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 32941

11.1 EDK - クロック比が 2:1 の場合 PPC405、OCM、ISCNTL、および DSCNTL が正しく設定されない

説明

キーワード : BSB, Base, System, Builder

PLB が 200 MHz、OCM が 100 MHz の PowerPC 405 の BSB プロジェクトを作成すると、OCM が正しく機能しません。

ソリューション

C_ISCNTLVALUE および C_DSCNTLVALUE パラメータが BSB プロジェクトで正しく設定されていません。これらは 0xa1 に設定されています。クロック比が 2:1 のときは、これらは 0xa3 に設定する必要があります。

ISCNTL および DSCNTL レジスタ ビットの詳細は、『PowerPC 405 Processor Block Reference Guide』の「PowerPC 405 OCM Controller」にある「Programmer's Model」を参照してください。

AR# 32941
日付 12/15/2012
ステータス アクティブ
種類 一般
このページをブックマークに追加