UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 33839

Spartan-6 FPGA SP605 - リリース ノートおよび既知の問題のマスター アンサー

説明

このアンサーでは、Virtex-605 評価キットの既知の問題をすべてリストしています。

ソリューション

SP605 のハードウェア問題のデバッグを始める際には、(Xilinx Answer 40399) Spartan-6 FPGA SP605 評価キット - ボード デバッグのチェックリストを参照してください。

SP605 に関連したデザイン アドバイザリは、(Xilinx Answer 43768) Spartan-6 FPGA SP605 評価キットのデザイン アドバイザリ マスター アンサー レコードを参照してください。

SP605 ボード デバッグのチェックリストおよび SP605 のデザイン アドバイザリ マスター アンサー レコードは、ザイリンクスのボードとキットに関する質問の回答を提供する (Xilinx Answer 43745) ザイリンクス ボードとキット ソリューション センターの一部です。

ボードおよびキットに関連する問題

(Xilinx Answer 33319)SP601 - HyperTerminal で USB UART Bridge が自動的に検出されない
(Xilinx Answer 33417)Spartan-6 FPGA MCB - 『Spartan-6 FPGA メモリ コントローラ ユーザー ガイド』 (UG388) の MIG で SP601/SP605 リファレンス ボード用のファイルが自動的に出力されるという記述は正しくない
(Xilinx Answer 33569)開発ボード - USB UART ドライバの入手先
(Xilinx Answer 34093)SP605 - MGT_AVCC レールの抵抗ネットワーク値の変更について
(Xilinx Answer 37579)ボード上のデバイスの種類と ES か製品シリコンかの判別
(Xilinx Answer 39210)ボード - CF カードのディレクトリ構造の変更
(Xilinx Answer 40350)開発ボード - シリーズ 6 評価キットでの eFUSE のサポート
(Xilinx Answer 40705)開発ボード - Windows 7 の BRD GUI
(Xilinx Answer 50596)ザイリンクス評価キット - PCIe カード - PC テスト環境の CE の要件
(Xilinx Answer 53808)Spartan-6 FPGA SP605 評価キット - 寸法の変更
(Xilinx Answer 55805)ザイリンクス評価キット - TI USB インターフェイス EVM を接続するとボードが動作しなくなる
(Xilinx Answer 56811)ザイリンクス評価キット - ボード上の TI 社製の電源コントローラーを工場出荷時のデフォルト値に再度プログラムする方法
(Xilinx Answer 61849)6 シリーズおよび 7 シリーズ ザイリンクス評価キット - テキサス インスツルメンツ社のパワー ソリューションに関する既知の問題およびリリース ノートのマスター アンサー

資料に関する問題

(Xilinx Answer 35087)SP605 ユーザー ガイド (UG526) - ユーザー ガイドと回路図でピン配置が一致していない
(Xilinx Answer 41050)UG525 (v1.2) - Spartan-6 SP605 入門ガイド - 図 1-1 に誤字が含まれている
(Xilinx Answer 42252)UG526 - 図 1-2 の UART および USB ポートの表示が正しくない
(Xilinx Answer 46428)『SP605 PCIe x1 Gen1 デザインの作成』 (XTP065) - S1 を 0000 に設定する必要がある

PCI Express 関連の問題

(Xilinx Answer 33665)11.3 CORE Generator - SP605 ボード上の Spartan-6 FPGA xc6slx45t デバイス用に PCIe コアを生成するときに -3 スピード グレードを選択できない
(Xilinx Answer 34404)SP605 回路図 - PCI Express Endpoint のコネクティビティのセクションに PCIE_125M_N ではなく PCIE_250M_N というクロック ネットが表示されている

デザイン ツールに関する問題

(Xilinx Answer 34203)11.x ChipScope - IBERT - Spartan-6、Virtex-5、Virtex-6 - PCS ループバックでエラー レートが増加する
(Xilinx Answer 52472)14.x - 6 シリーズ ボードおよびキット - 14.x の TRD およびサンプル デザイン

11.5 デザイン ツールの情報

11.5 には重要なアップデートが含まれており、Virtex-6 および Spartan-6 デバイス ファミリのプロダクション デバイスがサポートされています。しかし、Virtex-6 および一部の Spartan-6 FPGA を使用しているユーザーは、ISE 11.5 を使用するにあたり回避策が必要な場合があります。 

11.5 にアップグレードする前に (Xilinx Answer 32147) をよくお読みください。2010 年 5 月にリリースされた ISE 12.1 にはこれらの回避策が含まれています。

12.1 デザイン ツールの情報

この時点では SP605 評価キットには ISE Design Suite 12.1 は含まれていません。

キットと共に配布されたリファレンス デザイン (オンラインで入手可能) は、バージョン 11.4 のツールでのみサポートされます。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
43750 ザイリンクス ボードおよびキット ソリューション センター - 主な問題 N/A N/A

サブアンサー レコード

関連アンサー レコード

AR# 33839
日付 08/16/2017
ステータス アクティブ
種類 既知の問題
Boards & Kits
このページをブックマークに追加