AR# 34159

LogiCORE IP XAUI v9.1 - Virtex-6 FPGA デザイン例の MMCM が原因で DRC エラーが発生する

説明

32 ビット XGMII インターフェイスを使用する XAUI v9.1 コアを含む Virtex-6 FPGA デザインで、サンプル デザインの MMCM パラメータ値が原因で MMCM の VCO 周波数が新しく指定されている最小値よりも低くなってしまいます。 

これは、次のリリースの ISE Design Suite で DRC エラーになります。

MMCM の問題の詳細は、(ザイリンクス アンサー 33849) を参照してください。

ソリューション

生成時にコアがどのようにコンフィギュレーションされたかによって、サンプル デザインに MMCM インスタンスが 0、1、または 2 個含まれます。 

MMCM パラメーター値を次のようにアップデートする必要があります。

CLKFBOUT_MULT_F : 3.0 から 6.0 へ変更
CLKOUT0_DIVIDE_F : 3.0 から 6.0 へ変更
CLKOUT1_DIVIDE : 3.0 から 6.0 へ変更

アンサー レコード リファレンス

マスター アンサー レコード

関連アンサー レコード

AR# 34159
日付 10/20/2014
ステータス アクティブ
種類 既知の問題
デバイス 詳細 概略
ツール
IP