AR# 34251

SPI-4.2 v9.3 Rev 1 コア - データシートに含まれている Virtex-6 FPGA のブロック RAM 数が不正である

説明

11.5 の SPI-4.2 コア バージョン 9.3 の データシートに不正な Virtex-6 FPGA ブロック RAM リソース使用率が含まれています。 この問題は、次のリリースで修正される予定です。

ソリューション

次に、正しい Virtex-6 FPGA のブロック RAM リソース使用率を示します。

 

1) 64 ビット コア :

RX:  5  (36k BRAM)
       1  (18k BRAM)

TX:  5 (36k BRAM)
       1 (18k BRAM)

 

2) 128 ビット コア :

RX:  10 (36k BRAM)

        1 (18k BRAM)

TX:   5 (36k BRAM)
        1 (18k BRAM)

AR# 34251
日付 05/23/2014
ステータス アーカイブ
種類 一般
IP