このアンサーでは、Virtex-6 DDR3/DDR2/QDRII+ FPGA デザインでのマルチコントローラ インプリメンテーションの使用について説明します。関連情報は次を参照してください。
メモ : このアンサーはザイリンクス MIG ソリューション センタ (ザイリンクス アンサー 34243) の一部です。ザイリンクス MIG ソリューション センタには、MIG に関するすべての質問に対する回答が含まれます。MIG でデザインを新しく作成する場合、または問題のトラブルシュートをする場合は、このザイリンクス MIG ソリューション センタから情報を入手してください。
MIG では MIG ツールを使用して DDR3 and QDRII+ マルチコントローラがサポートされています。DDR3、QDRII+、またはこの両方の組み合わせで、最高 8 個までコントローラを MIG ツールでデザインすることができます。バンクを選択する際、指定コントローラ数が選択されている FPGA デバイスにフィットするかどうかはツールによって確認されます。マルチコントローラの生成については、 Virtex-6 Memory Interface User Guide の「DDR3 and DDR2 Memory Interface Solution」 > 「Getting Started」を参照してください。
Answer Number | アンサータイトル | 問題の発生したバージョン | 修正バージョン |
---|---|---|---|
34329 | MIG Virtex-6 DDR2 - マルチコントローラのサポート | N/A | N/A |
34282 | MIG デザイン アシスタント - Virtex-6 のコアの機能 | N/A | N/A |
33268 | MIG Virtex-6 DDR2/DDR3 - マルチ コントローラ デザインで書き込み MMCM を結合して MMCM リソースを節約できるか | N/A | N/A |
34267 | MIG v3.2-3.4 Virtex-6 DDR3 - 複数のメモリ コントローラでバンクを共有できるか | N/A | N/A |
34316 | MIG Virtex-6 DDR2/DDR3 - サポートされている機能 | N/A | N/A |