UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 34397

MIG Virtex-6 DDR2/DDR3 - JEDEC 仕様 - 追加レイテンシ

説明

このアンサーでは、MIG Virtex-6 DDR3 に適用される JEDEC で定義されている追加レイテンシについて説明します。

メモ : このアンサーはザイリンクス MIG ソリューション センタ (ザイリンクス アンサー 34243) の一部です。ザイリンクス MIG ソリューション センタ には、MIG に関するすべての質問についての回答が含まれます。MIG でデザインを新しく作成する場合、または問題のトラブルシュートをする場合は、このザイリンクス MIG ソリューション センターから情報を入手してください。

ソリューション


追加レイテンシは SDRAM メモリにある効率を高めるための機能です。JEDEC 仕様 JESD79-3 DDR3 SDRAM 規格のセクション 3.4.3.4 および JEDEC 仕様 JESD79-2 DDR2 SDRAM 規格のセクション 2.5 で説明されています (「Bank activate command」のセクション)。追加レイテンシは、アクティブ コマンドの直後に続いて読み出しまたは書き込みコマンドを出力できるようにします。

この機能は Virtex-6 DDR コントローラおよび PHY ではサポートされていません。コマンドの順序並び替えがサポートされているので、追加レイテンシをサポートする必要がないためです。コントローラの効率および Virtex-6 DDR3 デザインでの並び替えの使用方法については、(ザイリンクス アンサー 34392) を参照してください。

アンサー レコード リファレンス

関連アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
34330 MIG Virtex-6 DDR2/DDR3 - JEDEC 仕様 N/A N/A
AR# 34397
日付 12/15/2012
ステータス アクティブ
種類 一般
デバイス 詳細 概略
IP
このページをブックマークに追加