AR# 34405

ML605 ハードウェア ユーザー ガイド (UG534) - 表 1-8 の GTXE1 パッケージ配置が正しくない

説明


『ML605 ハードウェア ユーザー ガイド v1.2.1』 (UG534) の表 1-8 : 「PCIe エッジ コネクタの接続」では、ML605 の GTXE の配置が次のように記載されています。



GTXE1_X0Y15
GTXE1_X0Y14
GTXE1_X0Y13
GTXE1_X0Y11
GTXE1_X0Y10
GTXE1_X0Y9
GTXE1_X0Y8
GTXE1_X0Y7

正しい配置は次のとおりです。

GTXE1_X0Y15
GTXE1_X0Y14
GTXE1_X0Y13
GTXE1_X0Y12
GTXE1_X0Y11
GTXE1_X0Y10
GTXE1_X0Y9
GTXE1_X0Y8

ソリューション


CORE Generator で Virtex-6 Integrated Block for PCI Express を生成し、開発ボードに ML605 を選択した場合、変更する点はありません。

『ML605 ハードウェア ユーザー ガイド v1.3』 (UG534) にはこの修正が含まれています。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
34836 Virtex-6 FPGA ML605 評価キット - 既知の問題およびリリース ノートのマスター アンサー N/A N/A
AR# 34405
日付 12/15/2012
ステータス アクティブ
種類 一般
IP
Boards & Kits