UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 34660

11.4 EDK, MPMC v5.04.a - 「ERROR:HDLCompiler:432 - Formal <c_mpmc_pim_baseaddr> has no actual or default value」というエラー メッセージが表示される

説明

PLB、SDMA、または VFBC PIM 付きの Virtex-6 や Spartan-6 FPGA の MPMC を使用すると、次のようなエラー メッセージが表示されます。

ERROR:HDLCompiler:432 - "EDK/hw/XilinxProcessorIPLib/pcores/mpmc_v6_00_a/hdl/vhdl/plbv46_pim_wrapper.vhd" Line 82: Formal <c_mpmc_pim_baseaddr> has no actual or default value.
ERROR:HDLCompiler:559 - "EDK/hw/XilinxProcessorIPLib/pcores/mpmc_v6_00_a/hdl/verilog/mpmc.v" Line 4578: Could not find module/primitive <plbv46_pim_wrapper>.
ERROR:EDK:546 - Aborting XST flow execution!

MPMC 合成レポートでは、次のような警告メッセージを示す場合があります。

WARNING:HDLCompiler:874 - "EDK/hw/XilinxProcessorIPLib/pcores/mpmc_v6_00_a/hdl/verilog/mpmc.v" Line 4578: Value -2147483648 is out of target constraint range -2147483647 to 2147483647

この問題の解決方法を教えてください。

ソリューション

現在の唯一の回避策は、PLB/SDMA/VFBC PIM に Virtex-6 または Spartan-6 FPGA の 0x80000000 またはそれより上位を含むアドレス範囲を持たせないようにすることです。

この問題は、ISE 12.1 で修正される予定です。

AR# 34660
日付 12/15/2012
ステータス アクティブ
種類 一般
デバイス
  • Spartan-6 LX
  • Spartan-6 LXT
ツール
  • EDK - 11.4
  • EDK - 11.5
IP
  • Multi-Port Memory Controller (MPMC)
このページをブックマークに追加